Modul 2 Percobaan 1 Kondisi 21
Percobaan 1 Kondisi 21
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=0, B3=clock , B4=0, B5=0, B6=0 led diganti logicprobe- Sebelum disimulasikan
- Setelah disimulasikan
Gambar rangkaian di atas merupakan gambar rangkaian J-K Flip Flop dan D Flip Flop dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=0, B5=0, B6=0. Flip flop merupakan rangkaian elektronika yang memiliki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi.
Pada gambar rangkaian bagian J-K Flip Flop, terlihat bahwa untuk kaki R (reset) dihubungkan ke B0 bernilai 1. Untuk kaki S (set) dihubungkan ke B1 bernilai 1. Untuk kaki J dihubungkan ke B2 bernilai 0, untuk clock dihubungkan ke B3 dimana posisi clock disini adalah aktif low (akan aktif jika bernilai 0). Selanjutnya, untuk kaki K dihubungkan ke B4 dengan nilai 0. Untuk mensimulasikan rangkaian ini, hal yang harus diperhatikan adalah posisi clocknya, apakah dia aktif high atau aktif low. Untuk mengaktifkan R dan S pada J-K flip flop adalah aktif low, dimana akan aktif saat diberikan logika 0. Tetapi pada kondisi yang diminta R dan S dihubungkan ke B0 dan B1 yang bernilai 1, maka set dan resetnya tidak aktif. Sehingga output Q dan Q' dipengaruhi oleh input J-K. Pada kaki J terhubung B2=0 dan untuk K terhubung input B4=0. Pada B3 terhubung clock yang berfungsi untuk mempengaruhi output yang berubah atau tidak. Sehingga untuk keluarannya bernilai 0 untuk Q dan 1 untuk Q'. Rangkaian J-K flip-flop memiliki kondisi toggle (berlawanan dengan sebelumnya) ketika input J dan K keduanya 1.
Pada gambar rangkaian bagian D Flip Flop, prinsip kerja pada rangkaian ini sama dengan J-K Flip Flop. Untuk kaki R (reset) dihubungkan ke B0 bernilai 1. Untuk kaki S (set) dihubungkan ke B1 bernilai 1. Untuk kaki D dihubungkan ke B2 bernilai 0, untuk clock dihubungkan ke B6 bernilai 0. Sehingga untuk keluarannya bernilai 0 untuk Q dan 1 untuk Q'.
Tidak ada komentar:
Posting Komentar