Modul 4 Percobaan 1 Kondisi 12
Percobaan 1 Kondisi 12
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop dan output seven segment common katoda dan LED dalam satu rangkaian
- Sebelum disimulasikan
- Setelah disimulasikan
Pada percobaan 1 ini diminta untuk membuat rangkaian seperti yang ada pada modul, yang mana dibuat rangkaian shift register menggunakan D flip-flop, terdapat 4 buah IC 4013 yang mana sebagai D flip-flop, 7 buah switch SPDT (SW1-SW4 masing-masing dihubungkan ke kaki Set flip-flop, SW7 dihubung paralel pada tiap2 kaki Reset flip-flop, SW5 dihubungkan ke kaki input pertama gerbang AND, SW6 dihubungkan ke kaki input D).
Rangkaian percobaan ini merupakan shift register SISO (Serial In/Serial Out) yang mana terdapat satu input dan satu output. Pada jenis register ini data mengalami pergeseran, flip flop pertama menerima masukan dari input, sedangkan flip flop kedua menerima masukan dari flip flop pertama dan seterusnya. Input clock pada tiap-tiap flip-flop berasal dari output gerbang AND (pada kaki inputnya pertama dari SW5 yang dihubungkan ke power, berarti berlogika 1 dan kaki input kedua berasal dari clock, sehingga keluarannya merupakan sinyal clock 0101.... Karena kaki R dan S pada tiap2 flip-flop diberi logika 0 (yang mana merupakan aktif HIGH), maka untuk output flip-flop dipengaruhi oleh inputan pada kaki D, yg mana diberikan oleh SW6. Pada rangakaian, jika diberi logika 0 ataupun 1, maka input masuk ke D, lalu keluar di Q, disimpan sementara. Lalu, bergeser ke D flip-flop kedua dan memberikan output Q, begitu seterusnya sampai flip-flop terakhir.
Tidak ada komentar:
Posting Komentar